全國大學生電子設計競賽作品
⑴ 怎麼查看往屆電子設計大賽作品
1、首先登錄電子設計大賽官網。
2、其次注冊並登錄雀沒猜個人賬號,點擊歷屆電子設計大賽作品。
3、最後點擊查看作品即可。全國大學生電子設計察灶競賽是教育部和工業和信息化部共同發起的大學生學科競賽之一,是面向大學生的群眾性科技活動,目的在於推動高等學校促進信息與頃型電子類學科課程體系和課程內容的改革。
⑵ 全國大學生電子設計競賽獲獎作品匯編的介紹
《全國大昌猜腔學生電子設計競賽獲兆敏獎作品匯編》是2004年北京理工大學出版社出版的圖耐衫書,作者是全國大學生電子設計競賽組委會。

⑶ (高分)求歷屆全國大學生電子設計競賽優秀作品
《2008年第二屆全國大學生結構設計競賽作品》網路網盤資源免費下載
鏈接:https://pan..com/s/11P4-2-VRYk4R2jWr_nNI_A
橋梁比賽|2008年第二屆全國大學生結構設計競賽作品|專家評審第四屆競賽作品.jpg|第一屆省賽|2016年第十屆全國大學生結構設計競賽作品|西藏農牧學院參賽作品(第三屆).jpg|第二屆省賽|第四屆全國競賽模型載入現場.jpg|第六屆全國大學生結構設計競賽載入現場.jpg|有哪些看起來違背力學原理的建築?-知乎.html|第八屆全國大學生結構設計競賽|2005年第一屆全國大學生結構設計競賽作品|第九屆國賽|第九屆模型|第九屆全國大學生結構設計競賽部分獲獎作品賞析-建築結構.html
⑷ 急求寬頻放大器(2003 b題)原理圖及論文
寬頻放大器
摘 要
本作品基於壓控對數放大器設計,由主放大及輸入輸出電路、增益控制電路、顯示及處理模塊、測量電路和電源模塊組成,具有寬頻數字程式控制和數字AGC功能。其中的AD603的使用方便了程式控制增益,AD844的使用提高了輸出電壓的有效值范圍。由於綜合應用了電容去耦、磁珠濾波等降噪措施,較好地抑制了放大器的雜訊。
關鍵詞: 壓控對數放大器 寬頻數字程式控制 數字AGC 降噪
一:方案比較與論證
分析題目要求,我們將本設計分為:主放大電路及輸入輸出電路、增益控制、鍵盤顯示及處理、測量和穩壓電源五大功能模塊。各模塊間的關系如圖1-1所示。
圖1-1 各模塊的關系
1.主放大器及輸入輸出電路
方案一:採用分立元件則握絕設計。此方案元器件成本低,易於購置。但
是設計、調試孫姿難度太大,周期很長,尤其是短時間內手工製作難以保證可
靠性及指標,故不採用此方案。
方案二:採用高速寬頻集成運放設計。此方案優勢是電路容易實現,指標和可靠性容易得到保證。故採用此方案。
2.增益控制電路
方案一:採用場效應管或三極體控制增益。主要利用場效應管的可變電阻區(或三極體等效為壓控電阻)實現增益控制,電路簡單,調試復雜。
方案二:採用高速乘法器型D/A實現。利用D/A轉換器的VRef作信號的輸入端,D/A的輸出端做輸出。用D/A轉換器的數字量輸入端控制傳輸衰減實現增益控制。此方案簡單易行,但經實驗知:當信號頻率較高時,系統容易發生自激,因此不選此方案。
方案三:利用能夠壓控增益的放大器實現。其特點是可以用單片機方便地預置增益。
由於主放大器可以找到壓控增益的器件,本系統採用方案三。
3. 有效值測量電路
方案一:採用真有效值轉換器件測量,此方案電路簡單、精度高。但價格較貴,同時器件難找。現有的有效值轉換器件如AD637、AD737在較高頻率段無法滿足本題測量要求。
方案二:採用峰值檢波測量。採用峰值檢波電路,檢出峰值經A/D轉換後由單片機轉換為有效值。電路簡單可靠,但前提是信號是正弦波,否則誤差較大。考慮到本題要求測量的是標准正弦波,因此選擇本方案。
4. 穩壓電源
方案一:線性穩壓電源。其中包括並聯型和串聯型兩種結構。並聯型電路復雜,效率低,皮蔽僅用於對調整速率和精度要求較高的場合;串聯型電路比較簡單,效率較高,尤其是若採用集成三端穩壓器,更是方便可靠。
方案二:開關穩壓電源。此方案效率高,但電路復雜, 開關電源的工作頻率通常為幾十~幾百KHz,基波與很多諧波均在本放大器通頻帶內,極容易帶來串擾。
電源模塊選擇方案一中的串聯型穩壓電源。
總體系統框圖如圖1-2所示。
圖1-2 系統框圖
二.理論分析與參數計算
放大器鏈路的組成如圖2-1所示:
圖2-1 主放大器電路圖
圖中註明了設計中每級增益的分配,並在下方依據器件的官方資料給出了各級-3dB通頻帶的上限。
通頻帶計算
如圖2-1,系統通頻帶由BUF634緩沖器、兩級AD603放大器和AD844放大器共同決定,由頻率響應公式可知系統增益與頻率的關系如下:
(式2-1)
式中:, , ,為器件資料中相應運放的通頻帶,為放大鏈路中各級放大器的中頻電壓放大倍數。
經計算,系統3dB帶寬,符合設計要求。
2.增益控制范圍及精度
為實現60dB放大能力,本設計採取兩級AD603級聯和後級AD844放大電路的增益分配方式。依據資料,AD603採用的是增益為-11dB~31dB、帶寬90MHz的工作方式,其每級增益為:
GAD603(dB)=40×Vg+10 (式2-2)
式中,Vg為AD603的增益控制電壓,范圍為-0.50V~0.50V。
按圖3-3接法,AD844放大電路增益為17.8dB ,前級輸入衰減6dB, 所以整個放大器的增益為:
G(dB)=2×GAD603+17.8-6=80×Vg+31.8 (式2-3)
Vg的變化范圍為-0.5~0.5V,因此理論上的增益控制范圍為-8.2~71.8 dB。
單片機通過D/A的輸出電壓控制AD603的增益,若採用的是8位D/A轉換器,則D/A輸入值KDA與AD603控制電壓的對應關系為:
(式2-4)
式中,KDA為D/A的輸入值。
由式2-3及式2-4可知增益G與D/A輸入值KDA的對應關系為:
(式2-5)
則可得增益控制的理論精度為:
(式2-6)
由以上分析可知,該電路滿足對增益控制范圍及精度的指標要求。
3.自動增益控制范圍
AGC范圍的計算式為:
G=20log(Vs2/Vs1)-20log(VOH/VOL) (式2-7)
式中,Vs2、Vs1分別為輸入信號的最大和最小值;VOH、VOL分別為輸出的最大和最小值。
由式2-7推知,當輸入信號的有效值為0.0012VVi2.0V時,要保證輸出電壓有效值為4.5VVO5.5V,則AGC范圍為64dB。圖2-2給出了放大器在進入AGC模式後的傳輸特性在matlab中的模擬結果。由圖知,此功能滿足題目要求。
圖2-2
4.系統雜訊
本系統雜訊主要由輸入端電阻熱雜訊、BUF634電路雜訊、AD603電路雜訊及AD844電路雜訊等引起。在最高增益60dB狀態下,對系統各級雜訊分別進行近似計算:
= (式2-8)
= (式2-9)
= (式2-10)
= (式2-11)
= (式2-12)
在式(2-8)~(2-12)中:取K=、T=300K、R=、B=90MHz;、、和表示各器件雜訊系數,分別為4、1.3,1.3和2;B1、B2、B3、B4和 G1、G2、G3m、G4m分別表示各器件的帶寬和增益,具體數值如圖2-1所示。由此進一步可推知,系統雜訊有效值及峰峰值分別為:
=0.054V(式2-13)
Un峰峰==0.153V (式2-14)
由以上分析可知,該電路可滿足題目對雜訊的指標要求。
5.運放之間的耦合電容
AD603的輸入阻抗為100,為了保證9KHz以上的信號通過,把高通濾波的截止頻率設置為8KHz。
由 可得,兩個AD603之間應該加的電容的大小為:
C2====199nF (式2-15)
選標稱值 C2=330 nF。
在buf634與AD603之間所加的電容值為:
C1==== 99nF (式2-16)
為了留一定的餘量,取標稱值C1=220 nF
同理可得,在AD603與AD844之間的電容為:C3=220 nF
三、單元電路設計與實現
綜合分析本題目的基本要求和發揮部分要求,我們確定的總設計目標為完成題目全部功能和指標。各單元電路設計如下:
1. 輸入緩沖電路
為了使輸入阻抗 1K,帶寬8KHz~10MHz,採用BB公司的BUF634來完成,本級增益為0dB 。具體電路圖如下所示:
圖3-1 輸入緩沖級電路圖
考慮到通頻帶帶寬的要求以及降低緩沖級的輸入雜訊,BUF634選用30MHz帶寬的電路連接形式。BUF634具有高輸入阻抗,為了降低系統引入的雜訊和干擾,並且滿足輸入阻抗大於,在BUF634的輸入端對地並接一電阻。
BUF634的輸出端串接一100Ω電阻,與後級AD603的輸入阻抗(100Ω)構成一衰減倍數為0.5的衰減器,以保證輸入信號有較大的范圍。
2.主放大電路
此電路可以由ADI公司的AD603完成。AD603在寬頻帶工作模式下,增益控制范圍為-11dB~+31dB ,且控制電壓與增益dB 數成線性關系,為達到設計目標可用兩級級聯。AD603的雜訊譜密度只有1.3 ,能夠滿足低雜訊的設計要求。
圖3-2 主放大電路
其具體電路如上圖2-2所示,其每級增益為
(式3-1)
其中,為AD603的增益控制電壓,單位伏特,范圍-0.50V~0.50V。故兩級AD603的可控增益范圍為-22dB~62dB,可以保證本電路有較大的增益預置范圍和AGC控制范圍。
3. 輸出級放大電路
本級採用AD844放大電路完成,AD844具有高達2000V/us的壓擺率和很強的帶負載能力,開環輸出電阻15,在電源為±15V、負載電阻為600Ω時,就能夠使輸出電壓的有效值達到8.40V。AD844的全功率帶寬為20MHz,滿足放大器帶寬的要求。電路如圖2-3所示。
圖 3-3 輸出級電路
鑒於主放大器AD603的最大輸出電壓為2.5V,AD844輸出阻抗約為15,為確保在600電阻負載上輸出8.5V,則設計此級增益至少為:
(式3-2)
調試完成後,測得增益為7.67倍,即17.7dB。
4. 增益控制電路
採用AD7528實現。電路圖如圖3-4所示。
圖3-4 增益控制電路
有效值測量電路
該電路由峰值檢波(輸出時電阻分壓)和A/D轉換電路實現。具體電路如圖3-5所示。
圖3-5
圖3-5中,R1的作用是把檢波電路輸出的電壓范圍轉換至A/D的輸入電壓范圍0~5.0V。經過調試,最終確定輸出電壓有效值與A/D數值的關系為:
U有效=KAD×34.1+300 (式中,U有效 的單位mV) (式3-3)
其中的檢波電路採用最常見的峰值檢波形式,檢波時常數以通頻帶的低端頻率()為依據來設計。對應的周期為0.11ms,則檢波時常數取1ms。具體器件的參數為: R1=100K,C1=10nF
電路
圖3-5 峰值包絡檢波電路圖
multisim模擬結果
圖3-6
若採用如圖3-7所示的電路圖,則可以解決小振幅電壓的測量問題,但該電路調試比較麻煩,故不採用。
圖3-7 一種可測小振幅電壓的檢波電路
6. MCU及顯示鍵盤系統
單片機採用AT89C55,鍵盤控制採用專用晶元ZLG7289A,使按鍵的處理和控制變得簡單、易控。測量輸出有效值、控制增益以及實現自動增益控制都可由具體的軟體演算法實現。採用128*64的圖形液晶顯示模塊作為顯示界面。
為了使放大器的實用性更好,我們還用PCF8583為系統擴展了掉電保護功能,可讓預設的增益值長時間保持。
7.電源部分
電源提供+5V/1A、5V/0.5A 和15V/0.5A五路輸出,以保證系統正常工作。
參數計算
A)輸出5V電壓時,輸出的電流至少為1.5A,變壓器輸出電壓為9.5V。
在0.01s內穩壓器件輸入級電壓變化為:
=4.06V (式3-4)
式中,U=9.5V為變壓器交流輸出電壓值,Ud=2.3為LM323K的最小管壓降。1.4V為二極體壓降。
濾波電容C為:
式中,ΔUIP-P為穩壓器輸入端紋波電壓的峰峰值;
T為電容放電時間;
IC為電容放電電流,可取Ic=I0。
取標程值 C=4700uf
B)輸出+15V電壓時,輸出的電流至少為0.5A,變壓器輸出電壓為23.8V。
在0.01s內穩壓器件輸入級電壓變化為:
=13.7V (式3-5)
濾波電容C為:
為了進一步減小紋波,取 C=3300uf
C)輸出-15V電壓時,輸出的電流至少為0.5A,變壓器輸出電壓為-23.8V。
與+15V計算方法相同,確定濾波電容為;
C=3300 uf (式3-7)
電路圖
圖3-8 電源電路
8. 去耦和降噪
(1)放大器級聯時採用電容耦合,電容值依據通頻帶下限頻率確定。
(2)放大器板上所有運放電源線及數字信號線均加磁珠和電容濾波。磁珠可濾除電流上的高頻毛刺,電容濾除較低頻率的干擾,它們配合在一起可較好地濾除電路上的串擾。其電路形式如圖3-9所示。安裝時盡量靠近IC電源和地。
(3)在兩個焊接板之間傳遞模擬信號時用同 圖3-9
軸線,以使傳輸阻抗匹配,並可減少空間電磁波對本電路的干擾。
(4)數字電路部分和模擬電路部分的電源嚴格分開,同時數字地和模擬地電源地一點相連。
(5)在BUF634的輸入端及AD844的輸出端都並聯有小電阻,以提高系統抗干擾能力,使系統更加穩定。
四:系統軟體設計與控制演算法分析
1.軟體功能和結構
本系統軟體採用結構化程序設計方法,功能模塊各自獨立,包括系統初始化、程式控制放大模塊、自動增益控制模塊、測量電壓有效值、按鍵處理模塊和顯示模塊。軟體主體流程圖如下圖4-1所示。
圖4-1主程序流程圖 圖4-2自動增益控制流程圖
2.功能模塊演算法設計
(1)有效值測量模塊 該模塊利用峰值檢波方式實現電壓有效值的測量。採集峰值時,採取的是采樣10次、均值濾波的方式,從而減小誤差,使測量更准確。所測電壓的有效值與A/D的值成線性對應關系,多測量幾組數據,再由式3-3求出有效值。
(2)程式控制增益模塊 增益控制字由式2-5確定。為了保護系統,軟體對設置的增益范圍進行了限定,當超出0~60dB時,則視為無效輸入,並顯示相應提示。
(3)自動增益控制(AGC)模塊 當執行AGC功能時,輸出信號經過檢波後,由A/D轉換送入單片機,然後與AGC輸出電壓范圍的最大值和最小值作比較,根據三者之間的大小關系改變程式控制放大器的增益。單片機每次讀取A/D的值經過運算輸出控制電壓總共需要60us左右的時間,本設計中軟體增益控制約為100個執行周期,即。因此軟體AGC的時常數約為6ms。根據不同的要求設定軟體可方便的實現可變時常數AGC。其流程如圖4-2所示。
(3)按鍵處理模塊 此系統的按鍵功能包括選定設計要求的九級增益(數字鍵1~9)、任意增益(10dB~60dB)預設、AGC功能、日期時間的顯示和預設。其中增益預設對輸入數據的范圍進行了限定,當輸入數據超出范圍時,顯示相應的錯誤提示。
(4)顯示模塊 採用128*64的圖形液晶顯示模塊顯示預設的增益值以及輸出電壓的有效值,形象直觀。預設時採用反顯字元的方式提示正在進行的操作,界面友好。
(5)掉電保護功能 使用實時日歷鍾晶元PCF8583顯示當前的時間、日期,並可對其預設,還利用其內部的低壓RAM實現了掉電保護功能。
五:系統測試
測試條件
室溫25℃,工頻220V交流電源
測試儀器
勝利儀器 DT890 數字式萬用表
Agilent 33120A 信號發生器 15MHZ
Tektronix TDS 210 數字示波器 60MHZ
測試方案、結果與結果分析
輸入阻抗測試
圖5-1 阻抗測試 圖5-2 幅頻特性測試
如圖5-1連接,用示波器測量V和Vi,則輸入電阻為:
= (式5-1)
表5-1 (R=1.2KΩ)
f(Hz) 5K 10K 20K 80K 500K 1M 2M 4M 6M 8M
V(mV) 468 424 420 420 424 420 420 408 400 392
Vi(mV) 170 148 172 172 168 172 152 156 148 128
Ri(K) 1.14 1.07 1.39 1.39 1.31 1.39 1.13 1.24 1.17 0.97
結果分析:經過測量,在5KHz到6MHz范圍內滿足輸入阻抗1K,滿足並超過了設計要求。
幅頻特性測試
測試電路連接如下圖5-3-2,改變不同頻率,分別測試輸入、輸出電壓,按下式計算增益,得出幅頻特性。
, G=20lg AV (式5-2)
表5-2
f(Hz) 7K 10K 20K 500K 2M 5M 6M 12M
2.00 2.00 2.00 2.00 1.92 1.96 1.88 1.64
13.0 15.0 17.2 19.2 18.2 18.0 17.6 10.8
6.50 7.50 8.60 9.60 9.50 9.18 9.36 6.59
G(dB) 16.3 17.5 18.7 19.6 19.6 19.3 19.4 16.4
結論:由上表可看出,本放大器的3dB 帶寬為7KHz~12MHz, 在20KHz~6MHz頻帶內增益起伏1dB ,滿足並超過了題目的要求。
最大增益 G max=,電路接法同圖(5-2)
表5-3
F 10K 50K 500K 6M
Vop-p(V) 17.0 19.8 20.0 21.6
Vip-p(mV) 20 20 20 20
Gm( dB ) 50.6 52.0 60.0 52.7
結果分析,本放大器的最大增益滿足了發揮部分58dB 的要求,並達到了60 dB。
增益步進測試 測試電路如下圖所示:
圖5-3 增益步進測試
6dB步進測試
G設( dB ) 10 16 22 28 34 40 52 46 58
Vi(mV) 50 50 50 50 20 20 20 20 20
V0(V) 0.161 0.364 0.632 1.240 1.030 1.900 7.440 4.080 16.200
V0/Vi 3.22 7.28 12.64 24.80 51.50 95.00 372.0 204.0 810.0
G測 10.2 17.2 22.0 27.9 34.2 39.6 51.4 46.2 58.2
| -G設| 0.2 1.2 0.0 0.1 0.2 0.4 0.6 0.2 0.2
表5-4 f=500kHz
結論:從上表可看出,6dB步進時測試的增益與預置的增益最大差值為1.2dB,達到發揮部分的要求。
2dB 步進測試表
表5-5 f=500kHz
G設( dB ) 42 44 46 48 50 52 54 56
Vi(mV) 20 20 20 20 20 20 20 20
V0(V) 2.61 3.03 4.04 5.14 5.97 8.15 9.91 13.12
V0/Vi 130.5 151.5 202.0 257.0 298.5 407.4 495.5 660.7
G測 42.3 43.6 46.1 48.2 49.5 52.2 53.9 56.3
| G測-G設| 0.3 0.4 0.1 0.2 0.5 0.2 0.1 0.3
結論:由上表可以看出,預設增益2dB步進時測試的增益與預置的增益最大差值為0.5dB,達到發揮部分的要求。
輸出有效值顯示測試
改變輸入信號的幅度,觀察不同輸出電壓時的示波器顯示值與液晶顯示值,比較並計算出其誤差。測試結果如下表:
表5-6 f=1MHz G=20dB
Vi(mV) 5 25 50 100 200 300 400 500 560 580 600
Vo液晶(V) 0.30 0.30 0.37 0.89 1.90 2.96 3.93 4.92 5.71 5.78 5.78
(V) 0.05 0.25 0.50 1.00 2.00 3.00 4.00 5.00 5.60 5.80 6.00
0.25 0.05 0.13 0.11 0.10 0.04 0.07 0.08 0.11 0.02 0.22
測試結論:從上表可以看出,單片機測試顯示的電壓有效值在0.5V~5.8V之間時,誤差較小。在此范圍外,由於A/D的限制,無法正常測試顯示。(前面已論述)
最大有效值輸出
圖5-4 最大有效值輸出測量
設置增益G=40dB,調節使輸出最大且不失真。
表5-7
f(Hz) 50K 100K 1M 2M 5M 6M
(V) 9.10 9.00 8.54 7.50 7.79 7.16
結論:在輸出信號不失真的情況下,通頻帶內最大輸出電壓有效值大於6.00V,滿足並超過設計基本及發揮部分的要求。
(6)AGC性能測量
切換電路到AGC功能,使輸入信號從一個較小值逐漸增大,觀察輸出,找出輸出能夠穩定在4.5V~5.5V之間的輸入信號范圍。
圖5-5 AGC性能測量
表5-8 f= 500kHz
Vi(mV) 50 100 500 800 1000 2000 5000 10000
Vo 4.89 4.86 5.22 5.17 5.25 5.00 5.23 5.30
結論: 經測試,輸入信號幅值從50mV~10V之間變化時,輸出能夠穩定在4.8V~5.3V之間。所以,AGC控制系統的調整范圍為 ,輸出電壓有效值穩定在4.8V到5.3V之間,滿足了設計發揮部分的要求。
(7)輸出雜訊測試
圖5-6 輸出雜訊測試
結果分析: 經測試,在增益為58dB 情況下,輸出雜訊電壓峰-峰值為300mV , 滿足題目要求。
(8) 『其他』項功能測試
A:自動計時和校時功能
能夠實時地顯示年、月、日、小時、分鍾和秒的時間信息。
B:掉電保護功能
在前面程式控制功能完成的前提下測試, 觀察系統斷電前後初始增益值是否改變。測試結果如下表:表5-9
斷電前(dB) 10 28 40
重啟後(dB) 10 28 40
結論:具有計時和校時的功能,掉電保護功能正常。
C. 輸出限定提示
我們設定放大器的增益范圍為8dB~60dB,當設定增益超過這個范圍時,液晶將顯示「Input Over!」的提示。經測試,此功能實現完好。
(9)電源測試
三路負載均為1K,用示波器測電壓。
圖5-7 電源輸出電壓測試
表5-10
+5V +15V -15V
輸出電壓(V) 4.97 14.87 -14.87
當輸出電壓降至95%時,電流為最大輸出電流。
圖5-8 電源最大電流測試
表5-11
+5V +15V -15V
最大電流(A) 1.50 0.56 0.67
給三路電源同時加上500的負載,用示波器測其紋波。
圖5-9 穩壓電源紋波測試
表5-12
+5V +15V -15V
紋波電壓(mV) 12 15 18
結果分析:電源的各項參數均滿足設計要求。
六:總體結論
綜合上述各部分的測試結果:本設計圓滿地完成了題目基本部分的要求,還較好地完成了題目發揮部分的要求並擴展了掉電存儲和輸入限定等功能。前級降壓、後級升壓的設計不但擴展了AGC的范圍,還提高了輸出電壓幅度。各種去耦和降噪措施的綜合應用保證放大器穩定工作並且降低了雜訊如果能對輸出增益進行進一步實測校正或者使用性能更好的器件,還可以進一步提高指標。
七.附錄:
參考文獻
( 1 )《電子線路設計、試驗、測試》 謝自美主編 華中理工大學出版社出版
( 2 )《第四屆全國電子設計競賽獲獎作品選編》第三屆全國電子設計競賽組委會編 北京理工大學出版社出版
( 3 )《全國大學生電子設計競賽獲獎作品精選 1994-1999 》
全國大學生電子設計競賽組委會編 北京理工大學出版社
( 4 )《 MCS-51 系列單片機應用系統設計》何立民編著 北京航空航天大學出版社出版
( 5 )《電子測量》 劉國林 殷貫西等編著 機械工業出版社出版
( 6 )《一種性能優良的自動增益控制電路》 張淑娥 楊再旺 李文田 華北電力大學
2.整個系統完整的電路圖
(1)主要功能實現電路
(2)最小系統板
(3)電源部分
3.重要晶元資料
器件特性:
·「Linear in dB」Gain control
·pin programmable gain ranges -11dB to +31dB with 90MHz
·1.3 input noise spectral density
·線性增益(以dB為單位)控制;
·1.3輸入雜訊譜密度;
·275輸出信號壓擺率;
·90MHz 帶寬下可實現-11dB到+31dB增益變化范圍;
·0.5 dB典型增益控制精度;
·帶寬獨立於可變增益。
BUF634特性:
·HIGH OUTPUT CURRENT: 250mA
·SLEW RATE: 2000V/s
·PIN-SELECTED BANDWIDTH:
30MHz to 180MHz
·WIDE SUPPLY RANGE: 2.25 to 18V
AD 844特性:
·Wide Bandwidth: 60 MHz at Gain of –1
·Wide Bandwidth: 33 MHz at Gain of –10
·Very High Output Slew Rate: Up to 2000 V/_s
·20 MHz Full Power Bandwidth, 20 V p-p, RL = 500 _
·Fast Settling: 100 ns to 0.1% (10 V Step)
·Differential Gain Error: 0.03% at 4.4 MHz
·Differential Phase Error: 0.158 at 4.4 MHz
·High Output Drive: 650 mA into 50 _ Load
·Low Offset Voltage: 150 mV Max (B Grade)
·Low Quiescent Current: 6.5 mA
·Available in Tape and Reel in Accordance with
·EIA-481A Standard
⑸ 全國大學生電子設計競賽獲獎作品匯編的內容介紹
全國大學生電子設計競賽是由教育高等教育司、信息產業部人事司共同主辦的面向大學生的群眾科技活動,目的在於推動普通高等學校的信息電子類學科面向21世紀的課程體系和課程內容改革,引導高等學校的教學中培養大學生的創新意識、協作精神和理論聯系實際的學風,加強學生工程實踐能力和訓練和培養,鼓勵廣大學生踴躍參加課外科技活動,把主要精力吸引到學習和能力培養上業,促進高等學校形成良好的學習風氣,同時也為優秀人才脫穎而創造條件。編入本書的是第五屆全國大學生電子設計競賽中獲得全國一等獎的大部分作品。要求作者在忠於原作設計方案的基礎上,重點在科學性和行文兩個方面對稿件稍加整理。本書採用「全文」、「縮編」和「摘要」三種形式刊登,按競賽題目分類,方案上有代表性的、或規范性較好的作品全文刊登。

⑹ 瑞薩杯、NEC電子杯 、TI杯、索尼杯全國大學生電子設計大賽究竟有什麼不同
1、關系貌似是錯中復雜,其實就分兩種。
2、奇數年舉辦的就是全國電子設計大賽,偶數年舉辦的就是TI杯模擬電子設計邀請賽。
3、都是兩年舉辦一次,TI杯一般被稱為省賽,因為是每個賽區先單獨舉辦,然後每個賽區的優勝者一起辦一個全國性的比賽;至於瑞薩、NEC、索尼杯這些就想前面講的只是個冠名,贊助商不同罷了。

(6)全國大學生電子設計競賽作品擴展閱讀
競賽時間和方式
競賽時間和競賽周期
全國大學生電子設計競賽從1997年開始每二年舉辦一屆,競賽時間定於競賽舉辦年度的9月份,賽期四天。全國大學生電子設計競賽每逢單數年的9月份舉辦,賽期四天三夜(具體日期屆時通知)。
在雙數的非競賽年份,根源罩據實際需要由全國競賽組委會和有關賽區組織開展全國的專題性競賽,同時積極鼓勵各賽區和學校根據自身條件適時組織開展賽區和學校一級的大學生電子設計競賽。
競賽方式
競賽採用全國統一命題、分賽區組織的禪裂螞方式,競賽採用「半封閉、相對集中」的組織方式進行。競賽期間學生可以查閱有關紙介或網路技術資料,隊內學生可以集體商討設計思想,確定設計方案,分工負責、團結協作,以隊為基本單位獨立完成競賽任務。
競賽期間不允許任何教師或其他人員進行任何形式的指導或引導;競賽期間參賽隊員不得與隊外任何人員討論商量。參賽學校應將參賽學生相對集中在實驗室內進行競賽,便於組織人員巡查。為保證競賽工作,競賽所需設備、元器件等均由各參賽學校負責提供。
競賽規則
為保證競賽工作的順利進行,應嚴格遵守全國競賽組委會賀埋屆時頒布的《全國大學生電子設計競賽競賽規則與賽場紀律》。
競賽期間,各賽區組織巡視人員,嚴格執行巡視制度。五、競賽命題與相關規定 競賽規則:1、參賽學生應是高等學校中具有正式學籍的全日制在校本科或專科學生。2、參賽學生必須按統一時間參加競賽,按時開賽,准時交卷。
各賽區組委會須按時收回學生的答卷(報告和製作實物)並及時封存,然後按規定交賽區專家組評審。3、競賽期間,參賽學生可以使用各種圖書資料和計算機,但不得與隊外人員討論,教師必須迴避。
4、競賽期間,各賽區組委會要組織巡視檢查,以保證競賽活動正常進行。5、在競賽中,如發現輔導教師參與、隊與隊之間討論,隊員與隊外人員討論、不按規定時間發題和收卷,以及賽前泄題等違紀現象,將取消獲獎名次,並通報批評。
競賽題目
競賽題目是保證競賽工作順利開展的關鍵,應由全國專家組制定命題原則,賽前發至各賽區。全國競賽命題應在廣泛開展賽區征題的基礎上由全國競賽命題專家統一進行命題。全國競賽命題專家組以責任專家為主體,並與部分全國專家組專家和高職高專學校專家組合而成。
全國競賽採用兩套題目,即本科生組題目和高職高專學生組題目,參賽的本科生只能選本科生組題目;高職高專學生原則上選擇高職高專學生組題目,但也可選擇本科生組題目,並按本科生組題目的標准進行評審。
只要參賽隊中有本科生,該隊只能選擇本科生組題目,並按本科生組題目的標准進行評審。凡不符合上述選題規定的作品均視為無效,賽區不予以評審。
⑺ 全國大學生電子設計競賽的獲獎情況
1、調查顯示,在歷屆全國大學生電子設計競賽中,1997年最高獎索尼杯第一次由南京郵電大學捧杯,
2、電子科技大學摘得2009年競賽最高獎「NES杯」,
3、西安電子科技大學摘得2011年競賽最高獎「瑞薩杯」,
4、桂林電子科技大學、華中科技大學、東南大學分別摘得2001年、2003年和2005年競賽最高獎「索尼杯」。
5、其中國內共111所普通本科高校的324支參賽隊獲得全國大學生電子設計競賽一等獎獎勵(詳見表1),其中華中科技大學獲獎最多共22項,獲獎在10以上的有華中科技大學、武漢大學、西安電子科技大學、上海交通大學、電子科技大學、桂林電子科技大學,煙台大學,山東大學等8所高校,共有88參賽隊獲獎占整個高校獲獎總數的26.9%,這些高校基本都是國內電子信息類專業實力較強的高校。
6、由教育部和工信部主辦的瑞薩杯2015全國大學生電子設計競賽頒獎典禮於12月5日在北京郵電大學舉行。本屆大賽全國共有1097所院校、12,126支隊伍、36,378名大學生最終完成並提交了作品。
7、來自大連理工大學的參賽代表隊(本科組)和南京信息職業技術學院的參賽代表隊(高職高專組)從全國12,126支隊伍中脫穎而出,一舉奪得本屆競賽的最高榮譽「瑞薩杯」。東南大學代表隊奪得瑞薩產品應用獎。此外,大賽還評出全國一等獎273 隊,全國二等獎647隊。
⑻ 大學生電子設計競賽 都有哪些
凌陽杯電子設計競賽
